詞條
詞條說明
FPGA(Field Programmable Gate Array)是在PAL、GAL等可編程器件的基礎上進一步發展的產物。它是作為**集成電路(ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。FPGA 器件屬于**集成電路中的一種半定制電路,是可編程的邏輯列陣,能夠有效的解決原有的器件門電路數較少的問題。FPGA 的基本結構包括可編程
區別LDO是一種微功耗的低壓差線性穩壓器,它通常具有較低的自有噪聲和較高的電源抑制比PSRR(Power Supply Rejection Ratio)。LDO是新一代的集成電路穩壓器,它與三端穩壓器較大的不同點在于,LDO是一個自耗很低的微型片上系統(SoC)。它可用于電流主通道控制,芯片上集成了具有較低線上導通電阻的MOSFET,肖特基二極管、取樣電阻和分壓電阻等硬件電路,并具有過流保護、過溫
FPGA(Field Programmable Gate Array)是在PAL、GAL等可編程器件的基礎上進一步發展的產物。它是作為**集成電路(ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。FPGA 器件屬于**集成電路中的一種半定制電路,是可編程的邏輯列陣,能夠有效的解決原有的器件門電路數較少的問題。FPGA 的基本結構包括可編程
LDO的應用非常簡單,很多LDO僅需在輸入端及輸出端各接一顆電容即可穩定工作。在LDO的應用中需要考慮壓差、靜態電流、PSRR等重要參數。在以電池作為電源的系統中,應當選擇壓差盡量低的LDO,這樣可以使電池較長時間為系統供電,比如NCP600,NCP629等等。靜態電流Iq是Iquiescent的縮寫,指芯片自身所消耗的電流。在一些低功耗應用中,應當盡量選擇Iq小的LDO。一些工程師在設計低功耗系
公司名: 深圳市科電電子有限公司
聯系人: 聶紹明
電 話: 13243662666
手 機: 13823729687
微 信: 13823729687
地 址: 廣東深圳寶安區31區水口花園6片37號205
郵 編: